|
|
|
| | | | | | | | | | | 电压采样下拉电阻已经减小了,VBUS在386V,电流采样电阻理论上10mR,实际用的7.5mR.
|
|
|
|
|
|
| | | | | | | | | | | | | | | | | | | 输出电压就是386V.下图是芯片(PFC芯片用的ICE3PCS01G)引脚ISENSE,驱动,电感电流波形。ISENSE引脚波形很杂,会不会是干扰引起的?
|
|
|
| | | | | | | | | | | | | | | | | | | | | 电压采样下拉电阻已经减小了,而输出电压反而(从390到386)减小了,说明环路失调。
|
|
|
| | | | | | | | | | | | | | | | | | | | | | | 1.之前电压采样下拉电阻是9.1K,输出电压365V左右。
2.现在电压采样下拉电阻是8.5K。输出电压386V左右。
环路并没有失调。
|
|
|
| | | | | | | | | | | | | | | | | | | | | | | | | 很好,输出电压还可以(应该)再高一些。电流采样电阻还可以再小一些,再看
|
|
|
|
| | | | | | | | | | | | | | | | | | | | | | | | | | | | | 23楼的事情可能与21楼的事情有关,先规范参数,排除法。
|
|
|
|
|
| | | | | 看Vbus电压是否也是这样的?然后占空比放大点看看
|
|
|
|
| | | | | | | | | CH1为VBUS,CH2为Vgs,CH3为升压电感电流
|
|
|
| | | | | | | | | | | PFC芯片用的是英飞凌 ICE3PCS01G,VOUT=390v,Pout=800W,Lbst=420uH,Rcs=15mR
|
|
|
| | | | | | | | | | | | | 是不是触发IC什么保护了,才导致电流和占空比都没了。
|
|
|
|
|
|
| | | | | | | | | | | | | | | | |
有时候跌一次,有时候跌两次,看图一。
CH1-MOS DS波形;CH2-MOS GS波形。
您仔细看图二与图三(图三,为什么GS还没到导通电压,DS就为0了呢?)。
|
|
|
|
|
| | | | | | | | | | | | | | | | | | | 这种情况是不是只发生在输入250V以上,空载或轻载的时候?
我的看法是:如果是以上的条件才有这样的问题,我觉得也是正常的,因为在输入高压的时候,PFC MOS的驱动占空比已经很小了,有可能需要停止一个或几个驱动来让母线电压维持在400V。你可以监控下母线电压是不是触发了OVP(大概420V),驱动才会停止驱动?
|
|
|
| | | | | PFC的供电引脚VCC=15V是从辅助电源(反激式)辅助绕组得到的。
现在断开辅助电源,外部直接拿一个小直流电源供电15V,PFC的跌波没有了。
但是加上反激辅源后,又有跌波。
|
|
|
| | | | | | | 是PCB布线引起的吗?
辅源的输入BD+与PGND 形成环路了,是这个环路干扰引起的吗?
|
|
|
| | | | | 电流峰值处跌波问题已解决,PCB布线问题。
现需完善波形,输入电压越高,PF值越低。220V输入时,PF值只有0.92,还有哪些参数可以修改呢?
|
|
|
|
|