世纪电源网社区logo
社区
Datasheet
标题
返回顶部
未解决

关于2844的3脚电压问题

[复制链接]
查看: 3593 |回复: 7
1
gong777802664
  • 积分:1462
  • |
  • 主题:27
  • |
  • 帖子:220
积分:1462
LV6
高级工程师
  • 2019-9-19 15:20:27
10问答币
2844做反激电源3脚经过1K电阻连接到电流采样电阻端采集初级电流,开关电源额载运行时,3脚电压是不高的,但是有电流尖峰,且上电瞬间电阻两端电压高,波形如下,想请教几个问题:
1.因为3脚电流尖峰是因为变压器绕组之间存在匝间电容,mos开通时母线直流给这些电容充电会有电流,这些电流流经mos就会反映在电流采样电阻的上形成尖峰,并且因为工作在DCM状态下不存在副边整流二极管的反向回复电流耦合到初级的电流(CCM存在),求问怎么减小这个尖峰?减小变压器匝间电容除了三明治绕法,紧密均匀外,还有其他方法吗?
2.上电瞬间的3脚电压超过1V,稳定后不超过1V,这个是为什么?环路没调好吗?
3.我测试的波形,为什么在mos关断过程中,电流采样电阻两端的波形还会有一个跌落在上冲?

3脚周边电路

3脚周边电路
上电瞬间3脚尖峰.jpg
稳定后3脚电压尖峰.jpg
gong777802664
  • 积分:1462
  • |
  • 主题:27
  • |
  • 帖子:220
积分:1462
LV6
高级工程师
  • 2019-9-19 17:07:26
  • 倒数7
 
求大佬解答
wangdongchun
  • 积分:41005
  • |
  • 主题:751
  • |
  • 帖子:6821
积分:41005
LV12
专家
  • 2019-9-19 22:34:46
  • 倒数6
 
将c203移至电阻右端试试看
gong777802664
  • 积分:1462
  • |
  • 主题:27
  • |
  • 帖子:220
积分:1462
LV6
高级工程师
  • 2019-9-20 08:12:09
  • 倒数5
 
有这么用的吗?不能造电路啊
hpf0532
  • 积分:3211
  • |
  • 主题:6
  • |
  • 帖子:193
积分:3211
LV8
副总工程师
  • 2019-9-20 08:30:53
  • 倒数4
 
上电瞬间那个看起来感觉变压器要饱和了
gong777802664
  • 积分:1462
  • |
  • 主题:27
  • |
  • 帖子:220
积分:1462
LV6
高级工程师
  • 2019-9-20 08:33:18
  • 倒数3
 
上电瞬间的电流波形有一点点的弯曲,有一点点偏饱和,但是我更改过电感量,用开过更大气隙,电感量更小的变压器和更大的变压器都试过,还是高
口乃心之门户
  • 积分:17422
  • |
  • 主题:9
  • |
  • 帖子:931
积分:17422
LV10
总工程师
  • 2019-9-20 08:47:35
  • 倒数2
 


反激开关MOSFET 源极流出的电流(Is)波形的转折点的分析。

很多工程师在电源开发调试过程中,测的的波形的一些关键点不是很清楚,下面针对反激电源实测波形来分析一下。
问题一,一反激电源实测Ids电流时前端有一个尖峰(如下图红色圆圈里的尖峰图),这个尖峰到底是什么原因引起的?怎么来消除或者改善?

大家都知道这个尖峰是开关MOS开通的时候出现的,根据反激回路,Ids电流环为Vbus经变压器原边、然后经过MOS再到Vbus形成回路。本来原边线圈电感特性,其电流不能突变,本应呈线性上升,但由于原边线圈匝间存在的分布电容(如下图中的C),在开启瞬间,使Vbus经分存电容C到MOS有一高频通路,所以形成一时间很短尖峰。

下面再上两个英文资料,上面的C在下图中等效于Cp或者是Ca

经分析,知道此尖峰电流是变压器的原边分布参数造成,所以要从原边绕线层与层指尖间着手,可以加大间隙来减少耦合,也可以尽量设计成单层绕组。
例如变压器尽量选用Ae值大的,使设计时绕组圈数变少减少了层数,从而使层间电容变小。也可减少线与线之间的接触面,达到减少分布电容的目的。如三明治绕法把原边分开对此尖峰有改善,还能减少漏感。当然,无论怎样不能完全避免分布电容的存在,所以这个尖峰是不能完全消除的。并且这个尖峰高产生的振荡,对EMI不利,实际工作影响倒不大。但如果太高可能会引起芯片过流检测误触发。
所以电源IC内部都会加一个200nS-500nS的LEB Time,防止误触发,就是我们常说的消隐。
问题二,开关MOS关端时,IS电流波形上有个凹陷(如下图红色圈内的电流波形的凹陷)这是怎么回事?怎么改善?

说这个原因之前先对比下mos漏极电流Id与mos源极电流Is的波形。
实测Id波形如下

实测Is波形如下

从上面的这两个图中看出,ID比IS大一点是怎么回事?其实Is 是不等于Id的,Is = Id- Igs(Igs在这里是负电流,Cgs的放电电流如下图),那A,B 两点波形,就容易解释了。

Id比Is大,是由于IS叠加了一个反向电流,所以出现Is下降拐点。显然要改善这个电流凹陷可以换开关MOS管型号来调节。
看了上面Id的电流波形后问题又来了,mos关断时ID的电流为何会出现负电流?如下图

MOS关断时,漏感能量流出给Coss充到高点,即Vds反射尖峰的顶点上。到最高点后Lk相位翻转,Coss反向放电,这时电流流出,也就是Id负电流部份的产生。
http://www.360doc.com/content/16/0828/21/34869884_586609128.shtml
http://www.360doc.com/content/16/0801/22/34869884_580112174.shtml

评分

参与人数 121币 +5收起理由
世纪电源网-九天 + 5赞一个!

查看全部评分

gong777802664
  • 积分:1462
  • |
  • 主题:27
  • |
  • 帖子:220
积分:1462
LV6
高级工程师
最新回复
  • 2019-9-23 15:37:27
  • 倒数1
 
这是3脚的波形,你看一下波形,在mos开通的时候,有个斜率很高的尖峰是咋回事

PIN3引脚的电压波形

PIN3引脚的电压波形
热门技术、经典电源设计资源推荐

世纪电源网总部

地 址:天津市南开区黄河道大通大厦8层

电 话:400-022-5587

传 真:(022)27690960

邮 编:300110

E-mail:21dy#21dianyuan.com(#换成@)

世纪电源网分部

广 东:(0755)82437996 /(138 2356 2357)

北 京:(010)69525295 /(15901552591)

上 海:(021)24200688 /(13585599008)

香 港:HK(852)92121212

China(86)15220029145

网站简介 | 网站帮助 | 意见反馈 | 联系我们 | 广告服务 | 法律声明 | 友情链接 | 清除Cookie | 小黑屋 | 不良信息举报 | 网站举报

Copyright 2008-2024 21dianyuan.com All Rights Reserved    备案许可证号为:津ICP备10002348号-2   津公网安备 12010402000296号