|
| | | | | | | 您好。减小储能电容会导致Boost电路输出电压波形发生畸变吗? |
|
|
| | | | | | | | | 把两个电压波形重叠(双踪)在一起就知道原因了,你不会干这事?
参阅 此贴108楼: |
|
|
|
|
|
| | | | | | | | | | | | | 电容不能无限小,太小了则输出电压纹波过大导致IC失调
|
|
|
|
| | | | | | | | | | | | | 输入与输出双踪,波形为什么会这样?
1、顶部锯齿周期:过压保护周期,直到不过压为止
2、为什么会过压?因为红色谷底远低于输出电压设定,环路控制使占空比急剧提升,恰遇输入电压也急剧上升。
3、红色谷底为什么会远低于输出电压设定,是因为负载放电太快
4、负载为什么放电太快?是因为电容量太小,储能不够
5、占空比为什么会急剧提升?是因为环路太灵敏,不能PFC,需要把环路带宽做到25Hz以下才能稳住占空比,才能把Boost做成PFC。
6、怎么才能把环路带宽做到25Hz以下?环路补偿网络中的 RC>40mS(2倍工频)
|
|
|
| | | | | | | | | | | | | | | 补偿网络中 R2*C2=10K*4.7uF=47ms,是增大R2和C2的意思吗?
|
|
|
|
|
| | | | | | | | | | | | | | | | | | | 这是LT8312的框图,请问是增大C4吗?R4要设定输出电压,故保持不变。
|
|
|
| | | | | | | | | | | | | | | | | | | | | 是C4,uF数量级,至于没有驱动是别的原因,比如输出电容量,还有其他姿态也要正常,获得正常PFC输出后,你再慢慢试图去减少你的输出电容量,极限就是那个帖108楼的波形。
|
|
|
|
| | | | | | | 之前大概100ms芯片没有启动,所以上升速度比较慢
|
|
|
|
|
| | | | | | | | | | | 仿真到100ms左右,Boost电路波形正常。不明白Vds是什么意思,电路中没有Vds标号,请提供一张图。 |
|
|