| | | | | 1.附件为zip格式,还请修改后缀名;
2.如果需要修改开关频率,则需要修改仿真器的步长:Switch frequency=1/(Step time*100);
如果需要修改输出频率则修改in【0】和in【1】的余弦和正弦的频率;
3.C block没有插入死区时间,与实际应用存在区别;
4.如下为仿真结果:
Iu,Iv,Iw分别为输出电流;
V1,V2,V3分别为上桥的驱动;
Vu,Vv,Vw分别为输出相电压;
|
|
|
|
|
|
|
|
|
|
|
|
|
| | | | | 感谢楼主,关于C block模块的应用有么有资料推荐的啊。
比较感兴趣。
|
|
|
|
|
| | | | | 感谢楼主分享,想请教下,为什么vdc是设为0.73? |
|
|