|
|
| | | | | | | | | 电流采样是隔离光耦做的;AC电压是采样相电压经过两级运放比例滤波送DSP; bus电压是查分采样。请问您指的屏蔽还有哪些要注意或处理的?
|
|
|
|
| | | | | | | | | 对啊,就是因为是悬浮地的原因,所以输入才需要X、Y电容&共模电感的EMI的滤波,因为你的悬浮地相比于大地的抖动很厉害的(MOS开关的原因) |
|
|
| | | | | | | | | 另外可能和你的算法有关系,相比来说,SVPWM要比单周期控制的谐波抑制好多了
|
|
|
| | | | | 1、先排除PCB的问题,如果某个工况才出现,就是PCB的问题,否则
2、再排除算法的问题
|
|
|
| | | | | | | 请问在锁相环里面是否需要针对谐波加一些功能?因为我从一些资料上面看到,针对输入谐波畸变比较大了,锁相环都有一些处理。
|
|
|
| | | | | 你们不会是三线输入(地线和零线都没接输入)吧?那没搞过。。
|
|
|
| | | | | | | 我们的是三线输入的。我们的现象是所有负载都是同样的现象,而且我们DSP的中断周期已经比较快了为2*fs,关于您说的算法有关,请问在锁相环里面是否需要针对谐波加一些功能?因为我从一些资料上面看到,针对输入谐波畸变比较大了,锁相环都有一些处理。
|
|
|
| | | | | 继续顶下:针对输入电网含有谐波或畸变的,请问锁相环是否有加功能处理,此功能叫什么方法,谢谢!
|
|
|
| | | | | | | 我是负责硬件的,软件方便也不太了解,不过你可以尝试着调电压环和电流环的PI参数试试,我们当初的THD都是通过这俩个PI参数修正的。。我们用的是SVPWM算法
|
|
|
| | | | | | | | | 我们现在就是PFC值很好,但是THD较差。电压环和电流环我们都调了,电流环速度加快,波形会变好,但速度快到一定值时,电流波形就不稳定了,从仿真和分析中也可以看到如果电流环速度可以无限快,是可以把谐波振荡调节过来的,但问题是实际电流环不能无限快,否则相位裕度不够,线路不稳定了。所以我怀疑是锁相环需要针对谐波加一些功能,只是不知道怎么加。或者还有其他原因,如EMI滤波器?望指导,谢谢。
|
|
|
|
| | | | | | | | | | | | | 也可能是电网的等效内阻比你的交流源小造成的,尝试在每相的主电感前串一个额外电感试试,锁相的被干扰也有可能,先不要急着调整锁相环的滤波,试试在三相电压采样前用三相变压器隔离一下,在微调一下pll的相角,保证跟踪电网,
还有可能就是软件中的中断中做了太多的计算,试着把一些不必要的计算移动到中断外面做,或者分时计算,
|
|
|
| | | | | | | | | | | | | | | 两外在对比一下软件内部用数组记录一下单周期的电压和电流采样波形,看看和实际的是否一致,
|
|
|
| | | | | 电网波形怎么样?控制中是否加入了抑制电网扰动的措施 |
|
|
| | | | | | | 出现这种原因有两个方面,一个是PCB layout,另一个就是PFC的电流采用和DSP的算法关系! |
|
|
| | | | | | | 请问抑制电网扰动的措施有哪些? 我目前用的是重复控制,波形已经好很多了。
|
|
|
|