|
| | | | | | | 电容越并越大,越串越小。不过很少人看到别人串电容。
|
|
|
|
| | | | | | | 直接在GS上并电容,,和MOS管本身的CISS是有区别的,对电路工作是有一定影响的啊
|
|
|
| | | | | | | | | 你不就是想它对电路有影响么。
难不成是想装上一个电容,效果和没装一样。
|
|
|
| | | | | | | | | | | 应该是我表达不太清楚,加个电容,对密勒平台确实有好的改变,但是在其他方面却有不良影响,这是我不希望看到的啊
|
|
|
| | | | | | | | | | | | | 你的意思我明白,是你没明白我的意思。
我的意思是,好处全让你占了,坏处你又不想要。
|
|
|
|
| | | | | | | | | | | | | | | | | 想兼得也行,用负压驱动吧。
但这样,成本又不行了,愿不愿意。
|
|
|
| | YTDFWANGWEI- 积分:109861
- |
- 主题:142
- |
- 帖子:45922
积分:109861 版主 | | | GS并电容,我感觉应该是平台变长啊,怎么会消除呢?
|
|
|
|
|
|
|
| | | | | | | | | | | 就是相当于 Ciss大了,能减少 Cgd 对 Vgs的影响。
楼主其实就是想干这个事。
只是他又想外并的电容能起到好的作用,又不想Ciss变大影响驱动相关的东西。
|
|
|
| | | | | | | | | | | | | 加大Cgs相当于Ciss里Cgs的部分大了,Ciss = Cgs + Cgd , 意思是Cgs/Cgd越大 ,越不见平台? 这个倒还没想过。
|
|
|
|
| | | | | | | | | | | | | | | | | 这个当 Off 时,Vds的上升不会令MOS误动,还有点用,但平台就 。。
|
|
|
|
| | | | | | | | YTDFWANGWEI- 积分:109861
- |
- 主题:142
- |
- 帖子:45922
积分:109861 版主 | | | | | | | | | |
|
|
|
| | | | | | | | | | YTDFWANGWEI- 积分:109861
- |
- 主题:142
- |
- 帖子:45922
积分:109861 版主 | | | | | | | | | | | ,我考虑错了,确实没影响。
|
|
|
|
| | | | | | | | | 你就是错误的做法, MOS管最大的缺点就在这GS问题上。
|
|
|
|
| | | | | | | 驱动电流分两路,一路走gd,一路走gs,gs加大电容,gs阻抗变小,驱动电流会优先走阻抗小的路径
|
|
|
|
|
|
| | | | | | | | | 变好看?你确定能变好看?给GS并电容只会增加开关损耗。 |
|
|
| | | | | | | | | | | 我见过DS加电容和电阻的,这个叫缓冲电路,不要只加电容,会容易烧坏管子的。 这种缓冲电路晶体管也能用。电阻和电容要串联
|
|
|