|
|
|
|
|
| | | | | | | 可能是环路,在软启动时候不会出现这个状况,电压正常时,应该是反馈起作用了才出现,但是调试环路可以使出现大电流的频率变化,出现的时间也发生变化,但是这个现象不能消除。。。是反馈的速度太慢了吗?有什么办法解决呢?
|
|
|
| | | | | | | | | 环路失调的意思是环路没起作用,造成环路不起作用的原因不是环路参数,而是其他原因,看了一下你的电路:
你这个电路主要问题是输入滤波电容太小(0.02F),由此引起的系统失调(振荡),这个电容应该与母线电容(0.6F)、输出电容(1.3F)按照储能(或者个头)大致相等配置。且与系统接地中心靠近布置。
|
|
|
| | | | | | | | | | | 版主,我输入接有0.88F的电容和输入电容200uf接在一起,忘记在图纸中加上,也是有这个现象,我先把Boost的输入输出电容等级配置差不多,实验一下看看,这个现象会不会也有可能是布局布线问题,布局布线主要根据您之前讲的三圈两地来弄,再结合芯片的demo板来搞的。本以为没啥问题,出问题了,布局布线上面心也虚了。。。
|
|
|
| | | | | | | | | | | | | 你的板我也看了一下,有些问题:
1、管子离太近,集中发热,恐不能满载
2、300多W8V输入,电流超过40A,峰值电流超过100A,MOS封装太小,散热完全没有考虑
3、两个热点(M1、M4的D)覆铜要(投影)独立和(与各层)贯通,你这样与其他层形成电容耦合是大忌
4、虽然第一个圈做得很到位,但第二个圈没有归位,拓扑接地中心也没有形成(级联、第二个圈、输入输出、控制、驱动都需要这个接地中心)
5、控制VCC没有足够的退耦和滤波,一只104的C44根本嗨不住
6、12脚精密差分电流采样不能共用VCC,要单独接到开尔文(8脚与电压采样共用影响不大)
|
|
|
| | | | | | | | | | | | | | | 感谢版主指点,
1、管子离太近,集中发热,恐不能满载
2、300多W8V输入,电流超过40A,峰值电流超过100A,MOS封装太小,散热完全没有考虑
对于1,2点问题,我这个后面接脉冲负载,平均电流11A左右,散热是通过背面漏铜通过绝缘膜导热到金属腔体上。后面改版我再把发热源分散些。
3、两个热点(M1、M4的D)覆铜要(投影)独立和(与各层)贯通,你这样与其他层形成电容耦合是大忌
这个下一版修改掉
4、虽然第一个圈做得很到位,但第二个圈没有归位,拓扑接地中心也没有形成(级联、第二个圈、输入输出、控制、驱动都需要这个接地中心)
当时理解2层地平面,直接通过2层平面来形成归位,通过重新学习版主的帖子,现在理解为最短路径集中回流,拓扑接地中心,理解为以该点位中心星形连接其他地线,不能通过整个地平面,不知道这样理解是否正确?望指教。
5、控制VCC没有足够的退耦和滤波,一只104的C44根本嗨不住
这个没考虑到,改版再加一颗1uf上去。这个如果不够的话信号波形会有什么异常呢?
6、12脚精密差分电流采样不能共用VCC,要单独接到开尔文(8脚与电压采样共用影响不大)
这一点我没有理解,请版主再指教下,12脚我是从采样电阻单独拉过来的,您说的不能共用Vcc是要怎么接呢?有点困惑。
|
|
|
|
|
|
|
| | | | | | | | | | | 大师好!带上放大镜再确定一下,也有可能是我看花了眼。
|
|
|
| | | | | | | | | | | | | 你空载时的漏电流有1A,这个有点大了,检查下硬件。升压时开始都会有点过冲,就算加软启动也会有的,这时占空比从1将下来,如果软件实现的话可以刚开始的时候限制下最大占空比,用硬件就不知道怎么实现了。
|
|
|
|
|
| | | | | | | | | | | | | CH4展开看才是开关频率,CH1的频率可能是后级Buck线路的频率?
|
|
|
| | xkw1cn- 积分:131263
- |
- 主题:37517
- |
- 帖子:55603
积分:131263 版主 | | | |
|
|
|
| | | | | 空载下就有1A电流,可能形成了环路通道,要不然不会有这么大的电流和功耗。 |
|
|
|
|
| | | | | | | | | 1、管子离太近,集中发热,恐不能满载
2、300多W8V输入,电流超过40A,峰值电流超过100A,MOS封装太小,散热完全没有考虑
3、两个热点(M1、M4的D)覆铜要(投影)独立和(与各层)贯通,你这样与其他层形成电容耦合是大忌
|
|
|
|