|
| | | | | | |
拓扑结构:EMI+PFC+LLC+PD
PCB尺寸:50*95mm
目前进度如上图所示,第一版PCB布局基本这样了,
初定用双面板来设计,实在不行了再上四层板;
|
|
|
| | | | |
目前PCB进度如上图 明天再画画 第一版应该可以打样了
第一版先调试AC-DC部分,DC-DC部分先不加。
|
|
|
|
|
|
|
|
|
| | | | |
最近一直在忙其他的,抽空贴好了贴片部分的元器件,
接下来就是插件的了,估计又要折腾1-2周时间了。
采用的恩智浦的方案,TEA19161+19162+1995。
至于能跑多高频率,以实际调试为准。
|
|
|
| | | | |
插件方面也基本上焊接好了;
目前就差一个变压器了,绕好变压器就可以开始调机了;
敬请期待吧。。。
|
|
|
| | | | | | |
准备采用两块PCB叠加设计,下面是AC-DC;上面是DC-DC,
至于中间可以采用PCB或者其他的东西进行隔离开来;
目前看到的是中间是A口,两边分别是C口;三路都是独立
的,互不影响,可以同时使用快充模式。
评分查看全部评分
|
|
|
|
|
| | | | |
最近进行了上电调试,绕好变压器,直接上电。。。。
90VAC上电几秒后,突然BOOM的一声,吓死宝宝了。。。
赶紧关掉了输入,然后拿起板子观察,只见桌面有两个黑点,还有黑颗粒的残留物;
观察板子上,发现上半桥上管和主IC都炸开花了。。。
通过分析发现:是上管的供电搞错了。
如上图所示,上管的供电应该是自举供电才对,而错接为了共GND;
后来改为自举供电后,更换MOS和IC,顺利开机。
|
|
|
| | | | | | |
这是输入230VAC,输出24V2.5A带载测试;
由于是第一版也是开机成功测试,还没有优化,所以效率相对还有提升;
直接干到4.2A,也就是输出100W。
|
|
|
| | | | | | | | |
这是目前样机的照片,其中PFC电感和谐振电感都是采用磁环;
变压器采用PQ2020的骨架。
目前这个是第一版,可以看出有改动和飞线。
目前还没有测试相关波形,只是上电开机成功;
第二版已经打样,敬请期待。
|
|
|
| | | | | | | | | | | 请问一下:PFC频率做到多少?LLC频率设计是多少?
|
|
|
| | | | | | | | | | | 请问一下:PFC频率做到多少?LLC频率设计是多少? |
|
|
|
|
| | | | |
如上图所示是对PFC的测试;
其工作频率在120KHZ左右,其中紫色是电流波形,
蓝色是电压波形,黄色是开关波形。
|
|
|
| | | | | | |
输出24V4.2A时的调试现场;
输出24V5A时的调试现场;
这是谐振波形;其中黄色为下管驱动波形;蓝色为
谐振电容电压波形;紫色为谐振电流波形;
从波形可以看出,其谐振频率基本在100KHZ左右;
由于时间关系以及芯片及器件等问题就没有再折腾
更高的频率了。
|
|
|
| | | | | | | | |
这是输入115VAC测试。
这是输入115VAC测试。
这是最终谐振波形。
|
|
|
| | | | | | | | | | |
成品测试,直接A口输出,在不带协议的情况下可以输出
5V3.3A这样,3.5A会过流保护;
A口的协议列表,包含目前大部分快充协议;
这是华为的SCP快充协议测试;
这是VOOC DASH快充协议测试;
|
|
|
| | | | | | | | | | | | |
两个C口协议列表测试,包含目前大部分快充协议;
PD20V3.2A测试,实际这个IC支持PD20V5A输出,由于诱骗器限制,无法测试;
两个C口和A口都是独立的IC控制,所以快充都互不影响。
|
|
|
| | | | | | | | | | | | | | | 是你的C to C的线带不起5A的。要带EMARK芯片的线才能带到3A以上的电流
|
|
|
|
| | | | | | | | | | | | | | | 楼主这个变压器可以顶得住100W 吗? 效率多少呢?
|
|
|
|
|
| | | | | | | PFC 设计可以到200kHz(最低), 但支持芯片不多, 其中NCP1616/5 就可以。
|
|
|
|
|