|
|
|
| | | | | 1、这是驱动芯片,不是控制芯片,不要接控制地
2、芯片VSS接哪?简单!(最短路径连)接到该芯片VCC电容负,任何芯片都应如此,这没有疑问
3、有疑问的是,该芯片VCC电容负接哪?与DRVL形成的最小回路包围面积(平行线或双绞线)连接到下管S脚,这是唯一正确的选择。
数据手册上的电路图:
连接建议(斜线表示最短连接):
|
|
|
| | | | | | | 厉害、厉害,很有道理,学习了!datasheet上没有这个图呢!
|
|
|
| | | | | | | 其实,我的疑问是,芯片VCC电容负,是接MOS的S还是大电解的GND还是控制地。你这么一讲,只要抓住是驱动芯片我就明白了。多谢! 正常来讲,我们一直用的驱动芯片都是供电有一个GND(这个连接到信号地即控制端),然后下管驱动有一个COM(也是GND,这个是连接到MOS的S脚即功率地),现在用的这个芯片只有一个GND,所以有些疑惑。
|
|
|
| | | | | | | 你好!我才发现上次IR2086S那个问题也是你回答的。我很急迫的想找该芯片替代方案,你这里有没有推荐啊!
|
|
|
|
| | | | | | | 你好,我想再问下,如果是在MOS与PGND之间有个检流电阻的情况下,COM接MOS的S还是GND呢?如图R41。TKS!
|
|
|
| | | | | | | | | GND只是个符号,画到R41右边来就是。不过你要核对一下芯片典型应用电路,R41的信号由谁采集?看上去没这个驱动芯片什么事。
|
|
|
| | | | | | | | | | | 是的,这个不是我们讨论这个芯片,但是原理都差不多,都是只有一个COM引脚,既代表信号地又代表功率低。但是下管MOS与GND之间有个检流电阻用来检测全桥的电流。这个图是我之前的一个项目,我们现在就是这么用的,没什么问题。只是觉得哪里有些奇怪。COM接MOS的S了,那VCC供电相对于COM就不是真正的VCC了,而且MOS的S随功率电流变化而变化,供电肯定不太稳,但电路工作一直很正常。
|
|
|
| | | | | | | | | | | | | 你把C10(以及R32\33)接到R41右边来,它会更正常。 |
|
|
|
| | | | | | | 请问李工,如果这么接的话,1、这个控制芯片的输出信号的回流路径岂不是很远,需要流到功率地再回到控制芯片的地(图中红线)。控制芯片地为什么不和驱动芯片地短接来减小回流路径?
2、如果这样接的话,驱动芯片的供电回流路径岂不是很远(图中蓝线)
|
|
|
| | | | | | | | | 控制芯片与驱动芯片的主要不同不是它的输出,而是它的输入,也就是采样,要精确。这意味着它的接地要最安静,不能有驱动信号、供电信号、拓扑信号流过。因此,控制芯片的接地要以采样信号为准:
1、只有输出电压信号采样任务,可接到输出电容接地端
2、输入输出电压都要采样,可接到拓扑接地中心
3、要对电流信号采样(即使也有电压采样),要接到采样电阻接地端内侧(开尔文)
4、有多个电流采样时,要用多个运放按上述方法接力后再将信号传递到控制芯片
|
|
|
| | | | | | | 我下载了MPQ18021的pdf,我去MPS的官网下载的最新的版本,怎么没有你上面的layout的内容,能否提供一下的规格书。我可以进一步看一下。
|
|
|
|
| | | | | | | | | | | 那你的MPQ18021的截图哪里来的呢,难道不是规格书上面的吗?能提供一下出处吗?我可以看一下上下文的内容。
|
|
|
|
|
|
|