| | | | | 主要作用是(内部或者外部的)线电压补偿需要。意思(只用亚欧姆级的Rcs)采样电阻作为线电压补偿的下拉电阻恐怕太小了点
|
|
|
|
| | | | | | | | | 所有人理解都没有到位
我说这个电阻实际上是保护芯片CS脚(内部钳位二极管电流耐量)的,它比采样电阻大3个数量级,意外(比如雷击)I DS 电流映射到CS端口的电流就小3个数量级,能理解吗?见过打高压啥不烧只烧芯片的吗?它就是干这个的!而且必须加,而且必须要有3个数量级。至于加上电容消噪(还有加二极管的应对短路保护的),那只是顺便的事,而且不能大于(最多等于)内设前沿消隐RC ---- 典型值30K5pF=150nS。1K电阻最多能配150pF电容,否则就改变了前沿消隐 ---- 如果不配电容,RC就变成31K5p,也不影响前沿消隐 ---- 建议还是配,起码可以减少毛刺进入芯片内部的机会。
详情此贴44.1、44.4楼: QR失效(谷底检测失灵)模式分析
|
|
|
|
|
| | xkw1cn- 积分:131244
- |
- 主题:37517
- |
- 帖子:55598
积分:131244 版主 | | | 阻尼补充而已。
噪音频率越高;越容易传到周围。阻尼;将噪音阻断在外。
|
|
|
| | YTDFWANGWEI- 积分:109774
- |
- 主题:142
- |
- 帖子:45909
积分:109774 版主 | | | |
|
|
| | | | | 二个作用:
1.与电容形成RC滤波,不是消隐,是减小Vcs开通尖峰,让Vcs在LEB时间之内降到Vcs_limit以下。
2.IC吐出电流经过电阻到底,电阻上有压降,实际上IC Pin脚上的电压比current sence电阻上的电压大,做高低压补偿的。
|
|
|
|
|
|
|
| | | | | | | | | 你可以有自己的理解。 这个RC还真不是必须的。我们刚做完一批板子的测试,只有电阻没有电容,电路运行正常。 这个电容是否可以取消是我们一直讨论的点。
|
|
|
| | | | | | | | | | | 因为IC内部其实有一个非常小小的电容,外部不加电容工作可能OK,这个吃LAYOUT。
多测试一下高低压,高低温的纹波,还有短路,不加电容问题多。
|
|
|
| | | | | | | | | | | | | 我们测试条件是-40度 到 105度。
短路测试,轻载,重载,效率,软硬件保护,这些都包括在内。
|
|
|
|
| | | | | | | | | | | 做小功率电源,这个RC电路不是必要的,加了这个不易误触发保护,一致性好;但功率大了是一定要加的,不然会出现很多问题点。
|
|
|
| | | | | 我们产品中实际遇到过的问题。
没有加电阻时,9KV静电试验时电源受干扰导致复位。
加了电阻后9KV静电试验就能通过。
|
|
|
|
|
|