|
|  |  | | | | | 破不破要看客户的心态了。遇到事逼的自己设计的不足都赖到电源上来。 |
|
|
|
|
|
 |  | | | | 你的EN脚电压是通过电阻直连到输入的,EN的波形这么缓也就是输入电压上升的也这么缓,建议在EN脚对地加个电容,或者加个电阻做一下分压,让欠压点高一点
|
|
|
|  |  | | | | | 正解,可以电阻电容都加上,让计算出的静态EN电压稍高于EN工作电压即可。电容先加个大点的105试试
|
|
|
 |  | | | | 看波形,似乎和EN的两次下沉的小尖刺有联系,就是不知道是输出影响的它,还是它影响的输出。
先把输出电容减小,输入电容加大试试。
|
|
|
 |  | | | | 楼上说的感觉有道理,20V转15V, EN直接上拉到输入电压,实际上主要是输入电压的启动电压点在起作用。先排除有没有外部其他电压灌到输出导致的这个平台;如果没有的话,就从单电源转换去解,先按楼上说的,通过EN把欠压保护点抬高一些,一般得大于输出电压吧,设到17,18V左右再启动
|
|
|
|  |  | | | | | 多谢!按推荐的EN设计电路是通过电阻直接上拉到输入电压,后面我发现用一个10K的电阻进行分压出现台阶的概率就小了很多。并且这个台阶也与输入电压的上电速度有关系。上电速度块的话出现台阶的概率就小。如果通过可调电源的开关上电出现台阶的概率还是挺大的
|
|
|
 |  | | | | 你好。外围电路看起来没什么,比较简单。看波形感觉更像和IC的控制逻辑有关,比如上电过程的占空比限制。这是哪款IC?
|
|
|
|  |  | | | | | 托尔微的DC/DC 芯片TMI3359,我排查问题时发现这个台阶应该跟上电时间有关系,上电时间不够块就会出现这个台阶,手动直接在输入端加20V的输入电压出现这个台阶的概率比较少。
|
|
|
| |  |  | | | | | | 嗯,这可能和IC内部的上电过程有关。
从EN脚的电压波形来看,它上升过程有10ms左右,一般ic内部没有大电容,所以我猜测,这是因为输入电压本身上升速度就是这样。
有些IC在输入电压过低时enable的话,工作状态会不太正常。
建议可以试试在EN脚对地加 uF左右的电容,降低EN的速度,使芯片供电正常了之后EN再置高。
|
|
|
| | |  |  | | | | | | | 目前只发现这颗DC/DC 对上电时间有要求。用可调电源调制20V给芯片的输入供电,然后通过可调电源的开关来给电路上电,容易出现这个台阶。如果用手动直接夹在输入端出现的概率就比较少。 |
|
|