随手直译,错误难免,仅供参考.
介绍:
(1)对高频的DC-DC转换器,功率MOSFET是一个关键的器件.快速的开关可以降低开关LOSS, 但是在MOS漏级上dv/dt也变得越来越高.然而,高的dv/dt可能导致在没有正常的门极触发信号时MOS开通,这样会产生更多的功耗.最常见的可能是由于寄生电容和电感引起的.本文研究了寄生现象对MOS假开通的影响
(2)介绍: Synchronous buck converter是最流行的拓扑对VRs (voltage regulators).在这种拓扑中,续流Schottky二极管用一个功率MOS来替代.这会使传导LOSS在很大程度上减少,但是也会带来新问题和对器件的要求.一个经常讨论的问题是所谓C*dv/dt导致用作同步整流的开关LOSS. C*dv/dt会导致MOS的开通,在体二极管恢复时.MOS上增长的电压通过D,G间电容会导致一个门极电压产生.感应的电压可能会短时间开通FET.Vds电压和电流的交叠会导致额外的LOSS. C*dv/dt的问题由于牵涉到Vds的斜率(由许多因数决定)而变得复杂,另外也和MOSFET特征(极间电容,内部门极电阻,门槛电压,体二极管特征,封装特征),以及驱动能力,LAYOUT有关. 本文首先基于详细的器件特征,LOSS模型,in-circuit测试来量化C*dv/dt导致的LOSS,然后通过一个简单而实用的方法来实验证明之.结果显示C*dv/dt很大程度上依赖于开关频率,输入电压,负载条件等.结果也指出C*dv/dt导致FET开通的好处----减少同步FET Vds的振铃(由体二极管反身恢复及寄生电感引起).FET封装的寄生电感以及体二极管反向恢复必须最小化,为了允许优化设计silicon(with high C*dv/dt immunity)而最大化电路效率,并且不会产生过多的振铃发生. |