|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
|
| | | | | 下载运行会报错,显示:
Error Message:
Error: Node of a logic gateis floating! |
|
|
|
|
| | | | | 楼主能不能解释下这个产生互锁的原理啊,具体是怎么分析的。 |
|
|
|
|
|
|
|
|
|
|
|
|
| | | | | Error Message:
Error: Node of a logic gateis floating! |
|
|
|
|
|
|
|
|
|
|
|
|
| | | | | 有错误,Error Message:
Error: Node of a logic gateis floating! |
|
|
|
| | | | | | | 根据我实验,好像逻辑器件前不能加电阻电容否则就会提示节点悬空,不过这样不合理啊 评分查看全部评分
|
|
|
| | | | | | | | | 搞了半天我终于找到问题了,在 PSIM 中,功率回路表现为离散回路形式,控制回路表现为功能块图表。功率回路元件,例如:谐振支路,开关,变压器,互感器,电流源,浮点电压源以及所有控制源都不可用于控制回路。同样地,控制电路元件,例如;逻辑门, PI 控制器,表格,以及其它功能块都不可用于功率回路 。
我的理解是:需要在逻辑器件前面增加一个电压跟随器,否则不能在运放前面加电阻电容等功率元件。
|
|
|
|
|
|
|
|
|
|
| | | | | 下载了报错,Error Message:Error: Node of a logic gateis floating!
|
|
|
|
|
|
|
|
| | | | | CPLD来搭建外围的硬件驱动保护电路,软件调试的 时候其实可以把死区整大点调试功能,再慢慢调整死去时间;现在CPLD很多都不愿意用了,成本要求。 |
|
|
|
|
|
|
|
|
|
|
|
|
|
| | | | | 确实存在大家说的 Error: Node of a logic gateis floating!报错,我的解决办法是再放一个相同的低侧信号源驱动RC器件,就可以正常仿真了
|
|
|
| | | | | 这个电路不推荐呀,还是使用系统自带的deadtime.sch程序吧 |
|
|
|