|
| | | | | | | 我感觉还是副边的事儿,因为芯片是检测副边电压变化来给相应的mosfet驱动信号的,而且我电阻分压采样出来的ck同步信号也很正常。 |
|
|
|
| | | | | | | | | | | layout有一些bug,但是现在同步mos可以工作,G端波形正常,只是续流MOS的驱动由于inhibit脚没有在250ns内降低到-25mv 而保护关断。 个人感觉layout起主要作用不太可能,还是时序没有符合要求 |
|
|
| | | | | | | | | | | 我在mosfet的s端串联一个30毫欧的电阻,认为加大导通压降,两个管子驱动波形终于正常了,看来还是我的mosfet选的有问题,导通阻抗选小了,而现在又没达到设定的电流要求,所以达不到inhibit的导通要求。还是应该根据inhibit的门限电压选管子。
您说的layout,确实也有一定的问题,因为最开始,stsr2数据手册有些迷惑作用,第一页的典型接法,数字和模拟地是一起的。而应用手册里面到最后才说模拟和数字分开,单点接地。看到这,我把pcb割断,飞了几根线,最后单点接到一起了。在测试过程中,我手动调节占空比,偶尔有丢波的现象,运行一段时间后同步信号的波形有抖动,我测了一下温度,手放上面微微有热的感觉。我刚开始以为是反馈,去掉反馈还是有抖动。请问layout不良,会引起如上现象吗?谢谢 |
|
|
|
|
| | | | | | | | | 我调出来了 具体如下
主要原因还是之前说过的,由于选用的mosfet导通阻抗太低,导通时电流经过仍然无法让inhibit脚动作,导致250ns检测时间过后保持续流mosfet的驱动拉低。解决方法就是在续流mosfet的s和地址见加了一个30毫欧的电阻,认为增大导通后Vds的压降,这样inhibit脚就可以正常动作了。另外,还尝试了inhibit关闭功能,利用典型的电路接法,确实,inhibit脚保持常负,但是ck的波形不受到原边占空比的变化而变化,保持恒定。此时可能是由于两个mos管不正常导通导致mosfet和变压器发热。
这个stsr2的问题算是解决,但是并不完美,在stsr2驱动两个正激的mosfet时,偶尔会出现丢pwm的现象,在示波器上观察到的波形有抖动,我怀疑是我的地最初设计的时候的疏忽,没有分别接地最后单点接地。而是接成了一个地。或者另外一种可能就是layout的问题,飞线有几条,在主开关回路上。
以上是我调试的一点心得,希望能对用这款芯片的朋友有一点帮助 |
|
|
|
|
|
| | | | | | | | | | | | | 输出3A左右 rds我选的是25毫欧左右的 这样即使输出1A也能保证可靠inhibit脚工作正常 我选的是那种贴片so-8的 最开始选irf7842 后来发现rds太小了 具体型号没在这个电脑 晚些时候发上来 |
|
|
| | | | | | | | | | | | | | | 谢谢,提供经验,我也做这个方案呢,谐振正激加STSR2同步整流,输入DC40V~154V,输出5V/13A,能不能发个原理图让我学习一下。 |
|
|