|
| | | | | | | 不会分析呀,说明里规定的输出最大不超过50V,是指的上拉电阻接的Vcc吗?
pin9所接的电源又是怎么回事
|
|
|
| | | | | 图1的输出為集电極开路方式。在输入為0时。输出的电压由外圍电路設定。但不可超过50V。
按图2电路,输出為3.3+0.7V。若Pin9不接3V3而懸空。输出為Vcc上拉电阻与load的分压。若把load也去掉,至剩Vcc上拉电阻,输出為Vcc。
另一接法是把load接為上拉电阻,有输入时就有电流通過load。
|
|
|
| | | | | | | 谢谢
有个问题追问,
【1】在图2中,如果输入为低电平时,因为PIN9接了3.3V
所以输出被二极管(与PIN9相连的那个二极管)钳位到3.3+0.7V了?
如果输入为高电平,输出直接被拉到地了?
【2】PIN9的接的电压和集电极接的电源Vcc有什么关系?
|
|
|
| | | | | | | | | 1. 对。
2. 當输入為低电平,晶体管為截止狀態。晶体管C-E的阻抗很高,可視為开路。如上所説,集电極和Pin9的电压是由外圍电路設定。若Pin9接的电源电压小于(Vcc-0.7),這时二極管導通,集电極电压是Pin9电源电圧加+0.7V。若二極管不導通,集电極电压可用基本的电路分析找出來。
|
|
|
| | | | | | | | | | | 谢谢,中午好
【1】那你的意思是,
PIN9才是正真的输出管脚
集电极通过上拉电阻接的那个电源只是限制输出不能超过50V?
【2】还有就是
如果输入为低电平时,PIN9接了3.3V,但是集电极通过上拉电阻所接的电源小于3.3V,比如只有1.5V
那么输出也被二极管(与PIN9相连的那个二极管)钳位到3.3+0.7V了? |
|
|
| | | | | | | | | | | | | 我只是对6樓在(1)你提出分析作出肯定。至于Pin9是否真正的输出管脚,那就要這电路設計者才可確認。如上所説,在輸入為0位,集电极的电压是以週边电路設定。並不可硬説:上拉电阻是唯一限制输出不超过50V,要看整過电路。可參考基本电路分析書本。
2. 如集电极為1.5V,即二极管阳极為1.5V,Pin9,即二极管阾极接3V3。即二极管反向,不能开通。這时集极电压维持1.5V。如上文,接在Pin9 电圧要少于1.5-0.7=0.8V,二极管才能導通。
|
|
|
| | | | | | | | | | | | | | | 下午好,看看这个问题吧
运放相位补偿电容的问题
在运放的输入和反向输入之间接上一个电容,起到补偿相位的作用
运放的开环频率特性,运放开环增益有若干个极点,会降低相位裕度
加入电容后可以提供一个零点来进行补偿
【1】相位的偏差是输入电压和输出电流之间的,偏差了会怎么样?
【2】用一个零点来弥补是什么原理?是不是和传递函数上下的零点和极点有“抵消”的作用?
【3】加上电容为什么可以提供零点?
|
|
|
| | | | | | | | | | | | | | | 好久没有联系了,请教问题
在接入三相交流动力电时,一般都会用三相电抗器来过滤一道
我知道这可以滤掉交流市电的谐波杂波,但是不知道电感为什么可以滤掉这些高频的谐波,是根据 XL= J2πωL来计算吗?
可以简单讲讲吗?谢谢 |
|
|