| | | | | 你的问题不在驱动,在主拓扑,太绕
须知你这里的电流采样电阻,不仅是采样开尔文,也是驱动开尔文,要尽量靠近S才行:
评分查看全部评分
|
|
|
| | | | | | | 前辈 非常感谢你的指导,你的贴子我基本上都看过,对我们业余选手帮助真的非常大,我这个板板你说的问题我刚开始就有试着去解决过,不过因为能力问题失败了,要么是功率回路短粗胖了 但是控制回路又放不进去,要么是控制能放进去功率回路又不行了。现在这个布局我已经是试了好几种了,哎 太难了
评分查看全部评分
|
|
|
| | | | | | | 前辈 那就目前这个布局,我如果用隔离驱动芯片单独给一路电源 我从驱动芯片出来过后 ,直接差分一对线到四只MOS的GS 会不会好点?功率回路的话反正我尽量拉大开窗上铜条。我电气的用不完的铜,我只是学习使用没有生产要求,改布局我实在是搞不定了,确实是能力不足,还在学习当中。
评分查看全部评分
|
|
|
| | | | | | | | | 就目前这个布局,也要把采样电阻移到S根部去,满足驱动开尔文连接
评分查看全部评分
|
|
|
| | | | | | | | | | | 你好 前辈,请问驱动开尔文连接具体是什么意思?我理解的是驱动信号从驱动芯片出来到MOS管的GS端需要两条线基本上平行等长(类似于那种四只引脚封装的碳化硅mos)的功能?还是有啥别的门道啊,能不能麻烦在指点一下,或者有没有资料帖子啥的推荐一下,哎,今年业务不景气,上班几天休息几天,闲的蛋疼啊
|
|
|
| | | | | | | | | | | | | 驱动开尔文连接的核心是驱动信号从驱动芯片出来连接到MOS管的GS脚的根部,其中到S的连接要与拓扑的S连接尽早(为此不惜用第四只引脚从封装内部就)分开。
|
|
|
| | | | | | | | | | | | | | | 那这么说我这个两只低端的管子出来确实拖的太长了,我在研究一下看看能不能改进改进,非常感谢指导
|
|
|
|
|
| | | | | | | | | 哥们儿,能不能把源文件(原理图和PCB)发出来,我也学习布局一下
|
|
|