|
|
|
|
| | | | | | | 波形看,跟没加抑制措施一样。
输入那个小共模加大尺寸和感量,输出再加个共模。再看情况再微调
|
|
|
|
| | | | | | | 请教一下,箭头指着的电感选用什么材质的电感?看到用工字电感的多
|
|
|
| | | | | | | 1pfc电感磁芯包铜箔接地,
2.增大MOS管关断电电阻加大,加大关断时间;
3.如果是coolmos,可以尝试在VGS并一个电容102;
4.升压二极管两脚并一个RC;
5.PFC MOS VDS并一个RC;
5.Y电容套磁珠;
6.同步MOS VDS加RC;
如果没有用那就要调整一下LAYOUT,pfc电流环路一定要短,你这个PFC是DCM的吧?
以上希望能对你有所帮助
|
|
|
|
|
|
|
|
|
|
|
|
| | | | | | | | | | | | | 输出暯装共模滤波变压器,有条件用镍锌铁氧体磁环绕一个。输出整流的dv/dt估计很高,同步整流MOSFET漏极→源极可并电容,不用担心容量大,初级有漏感限流。
|
|
|
| | | | | | | | | | | | | PFC 电感-MOSFET(D)-续流二极管走线太长,ESL振荡会比较频繁, 而且你续流二极管有布置在MOSFET后端,也是有问题的。 电感出来两分支,一路接MOSFET,一路接续流二极管,尽量减少覆铜走线。
|
|
|
|
|
|
|
|
|
| | | | | 你的散热片没有接地啊!!!!!!!!!!!!!! 接地后还超再看看PFC部分。 |
|
|
| | | | | | | 初次级散热片的确都没有接地,可以尝试接地试一试。PFC MOS是否的是平面MOS?输出接个共模试一试
|
|
|
| | | | | | | | | 那个输入端子离共模电感太近,我觉得可能是共模电感那里将辐射传到端子上去了,可以试一下将端子拉远一点。 |
|
|
| | | | | 200多M是PFC二极管反向电流导致的,加个磁珠
前面的是PFCMOS和LLC的MOS主要是PFC的MOS导致的。散热片接地和加磁珠。LLC的MOS别加磁珠,散热片接地。接地点有要求。
|
|
|
|
| | | | | 这样的IC,你要考虑第一就是你的一二级共模电感的感量差别是否太大,比例是否合适,第二布板来说,第一级共模离PFC电感实在是太近了,这也是导致辐射开始端起飞的原因
|
|
|
| | | | | 个人理解在PFC那块,还有PFC的MOS 有没有加DV/DT电容? PFC的磁芯可以接地看一下。可以试试
|
|
|
| | | | | 前面50M到80M左右那段超了可能跟PFC部分有关可以在升压二极管上并RC吸收电路或者改变PFC接地部分的接地电容容值大小或者在接地电容上套磁珠或者在升压二极管两个管脚套磁珠,或者在PFCMOS DS间间隔小电容或者给PFC电感加内屏蔽或者外屏蔽;后面200M左右可以在输出端加个镍锌磁环或者给变压器包屏蔽或者改变一下原副边电容,或者给原副边电容加磁珠。仅是经验之谈无理论依据,若有大神晓我以理就完美了,互助互爱嘛!
|
|
|
| | | | | 首先确认LLC波形状态,如果波形正常一般不会超这么多。那么重点放在PFC上跟Y电容那里。这里给一些建议:
1:PFC MOS是平面MOS还是超结?如果是超结,最好在DS上并个电容。
2:PFC驱动电阻改大。
3:Buck电容上并一颗瓷片电容。
4:PFC工作在什么模式?如果进入连续了,那升压二极管就得好好看一下。
5:走线MOS管S端到电容短要越短越好。
6:MOS管D端到电感那里串磁珠,电感到升压二极管那里串磁珠。
7:功率环减小。
8:调整Y电容。
|
|
|
| | | | | 这个拓扑的电源,干扰主要来之PFC和同步整理。大概可以看出,PFC的共模配置、X电容配置和在两颗共模增加Y电容到外壳可以尝试。前提是PCB设计合理。同步整流可以调整RC和驱动电阻试试。
|
|
|
|
|
|
| | | | | 辐射 也要看整个测试的setup的 如果是LLC引起的 得观察LLC在此负载下的工作模态 尝试变载或者输出电压改变频率进行debug
|
|
|
|
|